《E接口介紹全解學習教案》由會員分享,可在線閱讀,更多相關(guān)《E接口介紹全解學習教案(31頁珍藏版)》請在裝配圖網(wǎng)上搜索。
1、會計學1E接口接口(ji ku)介紹全解介紹全解第一頁,共31頁。第1頁/共31頁第二頁,共31頁。第2頁/共31頁第三頁,共31頁。8*8k=64k,即一條E1中含有32個64K。第3頁/共31頁第四頁,共31頁。于傳輸有效數(shù)據(jù)。第4頁/共31頁第五頁,共31頁。30信息。我們稱TS1至TS15和TS17至TS31為“凈荷”,TS0和TS16為“開銷”。如果采用帶外公共信道信令(CCS),TS16就失去了傳送信令的用途,該時隙也可用來傳送信息信號,這時幀結(jié)構(gòu)的凈荷為TS1至TS31,開銷只有TS0了。第5頁/共31頁第六頁,共31頁。第6頁/共31頁第七頁,共31頁。第7頁/共31頁第八頁,
2、共31頁。第8頁/共31頁第九頁,共31頁。就是其中的最常用的一種接入方式,標準叫PRA信令。第9頁/共31頁第十頁,共31頁。第10頁/共31頁第十一頁,共31頁。第11頁/共31頁第十二頁,共31頁。支持隨路信令(CAS)和公共信道信令(CCS)第12頁/共31頁第十三頁,共31頁。第13頁/共31頁第十四頁,共31頁。第14頁/共31頁第十五頁,共31頁。第15頁/共31頁第十六頁,共31頁。第16頁/共31頁第十七頁,共31頁。板接口部分提供時鐘、數(shù)據(jù)和幀同步信號。接收通路有兩幀容量的滑動緩沖存儲器,可通過RCR寄存器控制啟用,用于消除接收數(shù)據(jù)與背板異步時鐘SYSCLK之間的相位差和頻
3、率差。第17頁/共31頁第十八頁,共31頁。而將端接電阻調(diào)整到75 歐。n相位抖動消除n每個收發(fā)器都有一個時鐘與數(shù)據(jù)抖動抑制器,通過LICR寄存器的JAS位(即D3位),可以將其配置到發(fā)送通路中,也可以配置到接收通路中,用于從發(fā)送或接收信號中消除相位抖動。也可以選擇不用此項功能。第18頁/共31頁第十九頁,共31頁。稱IBO)方式提供時鐘。以IBO方式工作時,每個收發(fā)器的接收緩沖存儲器都必須啟用,系統(tǒng)(xtng)時鐘合成器允許任意一條E1線路被選中作為系統(tǒng)(xtng)的參考時鐘源,16.384MHz的系統(tǒng)(xtng)時鐘支持最多8個E1數(shù)據(jù)流復(fù)用到單條高速PCM總線上(用兩片DS21Q59實現(xiàn)
4、),高速的PCM串行數(shù)據(jù)流從TSER1引腳輸入、從RSER1輸出。第19頁/共31頁第二十頁,共31頁。第20頁/共31頁第二十一頁,共31頁。器1(TS0,TS1=0)。工廠測試寄存器地址為1EHex,上電工作時,此寄存器應(yīng)該設(shè)置為00h。DS21Q59有4個寄存器表征(bio zhn)數(shù)據(jù)幀實時狀態(tài)信息。即狀態(tài)寄存器(SR1)、狀態(tài)寄存器(SR2)、接收信息寄存器(RIR)和同步狀態(tài)寄存器(SSR)。第21頁/共31頁第二十二頁,共31頁。第22頁/共31頁第二十三頁,共31頁。擇可以(ky)忽略這步設(shè)置)。()成幀器環(huán)路環(huán)路運用在測試和調(diào)試應(yīng)用中,SCT 環(huán)路數(shù)據(jù)從發(fā)送器返回到接收器。FLB使能時,出現(xiàn)下面情況: 在TPOSO和TNEGO作為正常數(shù)據(jù)發(fā)送,數(shù)據(jù)通過RPOSI輸入,RNEGI忽略;RCLK輸出用TCLK輸入替代。第23頁/共31頁第二十四頁,共31頁。式。此環(huán)路中,數(shù)據(jù)作為(zuwi)正常模式連續(xù)發(fā)送。在RTIP和RRING接收的數(shù)據(jù)被發(fā)送數(shù)據(jù)替代。環(huán)路中的數(shù)據(jù)經(jīng)過振動抑制器。第24頁/共31頁第二十五頁,共31頁。第25頁/共31頁第二十六頁,共31頁。第26頁/共31頁第二十七頁,共31頁。第27頁/共31頁第二十八頁,共31頁。第28頁/共31頁第二十九頁,共31頁。第29頁/共31頁第三十頁,共31頁。第30頁/共31頁第三十一頁,共31頁。